SN74LV2T74PWREP

Texas Instruments
595-SN74LV2T74PWREP
SN74LV2T74PWREP

Fabr.:

Descripción:
Biestables (flip flop) BD9 SPIN EP SN74LV2T 74PWREP

Modelo ECAD:
Descargue el Cargador de bibliotecas gratuito para convertir este archivo para su herramienta ECAD. Obtenga más información del modelo ECAD.

En existencias: 2.691

Existencias:
2.691 Puede enviarse inmediatamente
Plazo de producción de fábrica:
12 Semanas Tiempo estimado para la producción en fábrica para cantidades superiores a las mostradas.
Mínimo: 1   Múltiples: 1
Precio unitario:
-,-- €
Precio total:
-,-- €
Tarifa estimada:

Precio (EUR)

Cant. Precio unitario
Precio total
2,24 € 2,24 €
1,67 € 16,70 €
1,53 € 38,25 €
1,37 € 137,00 €
1,30 € 325,00 €
1,25 € 625,00 €
1,21 € 1.210,00 €
1,16 € 3.480,00 €
1,14 € 6.840,00 €

Atributo del producto Valor del atributo Seleccionar atributo
Texas Instruments
Categoría de producto: Biestables (flip flop)
RoHS:  
LV
2 Circuit
Push-Pull
TSSOP-14
CMOS
- 8 mA
8 mA
1.8 V
5.5 V
SMD/SMT
- 55 C
+ 125 C
Marca: Texas Instruments
País de ensamblaje: Not Available
País de difusión: Not Available
País de origen: MY
Frecuencia máxima de reloj: 66.2 MHz
Número de líneas de entrada: 8 Input
Número de líneas de salida: 4 Output
Tipo de producto: Flip Flops
Serie: SN74LV2T74
Cantidad del paquete de fábrica: 3000
Subcategoría: Logic ICs
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla
Seleccione al menos una casilla para mostrar productos similares dentro de esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

TARIC:
8542319000
CAHTS:
8542390000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

SN74LV2T74/SN74LV2T74-Q1 Dual D-Type Flip-Flop

Texas Instruments SN74LV2T74/SN74LV2T74-Q1 Dual D-Type Flip-Flops contain two independent D-type positive-edge-triggered flip-flops. A low level at the preset (PRE) input sets the output high. A low level at the clear (CLR) input resets the output low. Preset and clear functions are asynchronous and not dependent on the levels of the other inputs. When PRE and CLR are inactive (high), data at the data (D) input meeting the setup time requirements is transferred to the outputs (Q, Q) on the positive-going edge of the clock (CLK) pulse. Clock triggering occurs at a voltage level and is not directly related to the rise time of the input clock (CLK) signal. Following the hold-time interval, data at the data (D) input can be changed without affecting the levels at the outputs (Q, Q). The output level is referenced to the supply voltage (VCC) and supports 1.8V, 2.5V, 3.3V, and 5V CMOS levels.