GS81282Z18GD-333IV

GSI Technology
464-81282Z18GD333IV
GS81282Z18GD-333IV

Fabr.:

Descripción:
SRAM 1.8/2.5V 8M x 18 144M

Modelo ECAD:
Descargue el Cargador de bibliotecas gratuito para convertir este archivo para su herramienta ECAD. Obtenga más información del modelo ECAD.

En existencias: 8

Existencias:
8 Puede enviarse inmediatamente
Plazo de producción de fábrica:
10 Semanas Tiempo estimado para la producción en fábrica para cantidades superiores a las mostradas.
Mínimo: 1   Múltiples: 1
Precio unitario:
-,-- €
Precio total:
-,-- €
Tarifa estimada:
Este producto se envía de forma GRATUITA

Precio (EUR)

Cant. Precio unitario
Precio total
310,60 € 310,60 €
278,63 € 2.786,30 €

Atributo del producto Valor del atributo Seleccionar atributo
GSI Technology
Categoría de producto: SRAM
RoHS:  
144 Mbit
8 M x 18
4.5 ns
333 MHz
Parallel
3.6 V
2.3 V
420 mA, 550 mA
- 40 C
+ 100 C
SMD/SMT
BGA-165
Tray
Marca: GSI Technology
País de ensamblaje: Not Available
País de difusión: Not Available
País de origen: TW
Tipo de memoria: SDR
Sensibles a la humedad: Yes
Tipo de producto: SRAM
Serie: GS81282Z18GD
Cantidad del paquete de fábrica: 10
Subcategoría: Memory & Data Storage
Nombre comercial: NBT SRAM
Tipo: NBT Pipeline/Flow Through
Peso unitario: 30,885 g
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla
Seleccione al menos una casilla para mostrar productos similares dentro de esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

TARIC:
8542324500
CNHTS:
8542319090
CAHTS:
8542320030
USHTS:
8542320041
JPHTS:
854232029
KRHTS:
8542321020
MXHTS:
8542320299
ECCN:
3A991.b.2.b

NBT SRAMs

GSI Technology NBT SRAMs are 144Mbit and 288Mbit Synchronous Static SRAMs that utilize all available bus bandwidth. The SRAMs achieve this by eliminating the need to insert deselect cycles when the device is switched from read to write cycles. The devices' simplified interface is designed to use a data bus's maximum bandwidth. Because it is a synchronous device, address, data inputs, and read/write control inputs are captured on the rising edge of the input clock.